SULJE VALIKKO

avaa valikko

Zhiheng Cao | Akateeminen Kirjakauppa

Haullasi löytyi yhteensä 3 tuotetta
Haluatko tarkentaa hakukriteerejä?



Low-Power High-Speed ADCs for Nanometer CMOS Integration
Zhiheng Cao; Shouli Yan
Springer (2008)
Saatavuus: Tilaustuote
Kovakantinen kirja
97,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Low-Power High-Speed ADCs for Nanometer CMOS Integration
Zhiheng Cao; Shouli Yan
Springer (2010)
Saatavuus: Tilaustuote
Pehmeäkantinen kirja
97,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Low-Power High-Speed Adcs for Nanometer CMOS Integration
Zhiheng Cao; Shouli Yan
SPRINGER VERLAG GMBH (2008)
Saatavuus: Hankintapalvelu
Pehmeäkantinen kirja
63,50
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Low-Power High-Speed ADCs for Nanometer CMOS Integration
97,90 €
Springer
Sivumäärä: 95 sivua
Asu: Kovakantinen kirja
Painos: 2008
Julkaisuvuosi: 2008, 08.07.2008 (lisätietoa)
Kieli: Englanti

Low-Power High-Speed ADCs for Nanometer CMOS Integration is about the design and implementation of ADC in nanometer CMOS processes that achieve lower power consumption for a given speed and resolution than previous designs, through architectural and circuit innovations that take advantage of unique features of nanometer CMOS processes. A phase lock loop (PLL) clock multiplier has also been designed using new circuit techniques and successfully tested.

1) A 1.2V, 52mW, 210MS/s 10-bit two-step ADC in 130nm CMOS occupying 0.38mm2. Using offset canceling comparators and capacitor networks implemented with small value interconnect capacitors to replace resistor ladder/multiplexer in conventional sub-ranging ADCs, it achieves 74dB SFDR for 10MHz and 71dB SFDR for 100MHz input.


2) A 32mW, 1.25GS/s 6-bit ADC with 2.5GHz internal clock in 130nm CMOS. A new type of architecture that combines flash and SAR enables the lowest power consumption, 6-bit >1GS/s ADC reported to date. This design can be a drop-in replacement for existing flash ADCs since it does require any post-processing or calibration step and has the same latency as flash.


3) A 0.4ps-rms-jitter (integrated from 3kHz to 300MHz offset for >2.5GHz) 1-3GHz tunable, phase-noise programmable clock-multiplier PLL for generating sampling clock to the SAR ADC. A new loop filter structure enables phase error preamplification to lower PLL in-band noise without increasing loop filter capacitor size.



Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
LISÄÄ OSTOSKORIIN
Tilaustuote | Arvioimme, että tuote lähetetään meiltä noin 16-19 arkipäivässä
Myymäläsaatavuus
Helsinki
Tapiola
Turku
Tampere
Low-Power High-Speed ADCs for Nanometer CMOS Integrationzoom
Näytä kaikki tuotetiedot
Sisäänkirjautuminen
Kirjaudu sisään
Rekisteröityminen
Oma tili
Omat tiedot
Omat tilaukset
Omat laskut
Lisätietoja
Asiakaspalvelu
Tietoa verkkokaupasta
Toimitusehdot
Tietosuojaseloste