SULJE VALIKKO

avaa valikko

Stuart K. Tewksbury | Akateeminen Kirjakauppa

Haullasi löytyi yhteensä 7 tuotetta
Haluatko tarkentaa hakukriteerejä?



Wafer-Level Integrated Systems - Implementation Issues
Stuart K. Tewksbury
Springer (1989)
Saatavuus: Tilaustuote
Kovakantinen kirja
129,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Frontiers of Computing Systems Research : Essays on Emerging Technologies, Architectures, and Theories
Stuart K. Tewksbury (ed.)
Springer (2011)
Saatavuus: Tilaustuote
Pehmeäkantinen kirja
49,60
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Wafer-Level Integrated Systems - Implementation Issues
Stuart K. Tewksbury
Springer-Verlag New York Inc. (2012)
Saatavuus: Tilaustuote
Pehmeäkantinen kirja
129,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Concurrent Computations : Algorithms, Architecture, and Technology
Stuart K. Tewksbury; Bradley Dickinson; Stuart C. Schwartz
Springer (2012)
Saatavuus: Tilaustuote
Pehmeäkantinen kirja
49,60
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Frontiers of Computing Systems Research : Essays on Emerging Technologies, Architectures, and Theories
Stuart K. Tewksbury (ed.)
Springer (1992)
Saatavuus: Painos loppu
Kovakantinen kirja
78,50
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Frontiers of Computing Systems Research : Essays on Emerging Technologies, Architectures, and Theories
Stuart K. Tewksbury (ed.)
Springer (2012)
Saatavuus: Tilaustuote
Pehmeäkantinen kirja
49,60
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Concurrent Computations : Algorithms, Architecture, and Technology
Stuart K. Tewksbury; Bradley Dickinson; Stuart C. Schwartz
Springer (1989)
Saatavuus: Painos loppu
Kovakantinen kirja
78,50
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Wafer-Level Integrated Systems - Implementation Issues
129,90 €
Springer
Sivumäärä: 456 sivua
Asu: Kovakantinen kirja
Painos: 1989
Julkaisuvuosi: 1989, 31.03.1989 (lisätietoa)
Kieli: Englanti
From the perspective of complex systems, conventional Ie's can be regarded as "discrete" devices interconnected according to system design objectives imposed at the circuit board level and higher levels in the system implementation hierarchy. However, silicon monolithic circuits have progressed to such complex functions that a transition from a philosophy of integrated circuits (Ie's) to one of integrated sys­ tems is necessary. Wafer-scale integration has played an important role over the past few years in highlighting the system level issues which will most significantly impact the implementation of complex monolithic systems and system components. Rather than being a revolutionary approach, wafer-scale integration will evolve naturally from VLSI as defect avoidance, fault tolerance and testing are introduced into VLSI circuits. Successful introduction of defect avoidance, for example, relaxes limits imposed by yield and cost on Ie dimensions, allowing the monolithic circuit's area to be chosen according to the natural partitioning of a system into individual functions rather than imposing area limits due to defect densities. The term "wafer­ level" is perhaps more appropriate than "wafer-scale". A "wafer-level" monolithic system component may have dimensions ranging from conventional yield-limited Ie dimensions to full wafer dimensions. In this sense, "wafer-scale" merely represents the obvious upper practical limit imposed by wafer sizes on the area of monolithic circuits. The transition to monolithic, wafer-level integrated systems will require a mapping of the full range of system design issues onto the design of monolithic circuit.

Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
LISÄÄ OSTOSKORIIN
Tilaustuote | Arvioimme, että tuote lähetetään meiltä noin 17-20 arkipäivässä
Myymäläsaatavuus
Helsinki
Tapiola
Turku
Tampere
Wafer-Level Integrated Systems - Implementation Issueszoom
Sisäänkirjautuminen
Kirjaudu sisään
Rekisteröityminen
Oma tili
Omat tiedot
Omat tilaukset
Omat laskut
Lisätietoja
Asiakaspalvelu
Tietoa verkkokaupasta
Toimitusehdot
Tietosuojaseloste