SULJE VALIKKO

avaa valikko

Janick Bergeron | Akateeminen Kirjakauppa

Haullasi löytyi yhteensä 9 tuotetta
Haluatko tarkentaa hakukriteerejä?



Verification Methodology Manual for SystemVerilog
Janick Bergeron; Eduard Cerny; Alan Hunter; Andy Nightingale
Springer-Verlag New York Inc. (2005)
Kovakantinen kirja
129,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Writing Testbenches using SystemVerilog
Janick Bergeron
Springer-Verlag New York Inc. (2006)
Kovakantinen kirja
172,80
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Writing Testbenches: Functional Verification of HDL Models
Janick Bergeron
Springer-Verlag New York Inc. (2003)
Kovakantinen kirja
190,00
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Writing Testbenches using SystemVerilog
Janick Bergeron
Springer-Verlag New York Inc. (2010)
Pehmeäkantinen kirja
126,80
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Verification Methodology Manual for Systemverilog
Janick Bergeron; Eduard Cerny; Alan Hunter
SPRINGER VERLAG GMBH (2008)
Pehmeäkantinen kirja
65,40
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Writing Testbenches : Functional Verification of HDL Models
Janick Bergeron
Springer (2013)
Pehmeäkantinen kirja
97,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Writing Testbenches: Functional Verification of HDL Models
Janick Bergeron
Springer-Verlag New York Inc. (2012)
Pehmeäkantinen kirja
190,00
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Verification Methodology Manual for SystemVerilog
Janick Bergeron; Eduard Cerny; Alan Hunter; Andy Nightingale
Springer-Verlag New York Inc. (2014)
Pehmeäkantinen kirja
107,50
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Writing Testbenches Using Systemverilog
Philip E. Protter; Janick Bergeron
SPRINGER VERLAG GMBH (2008)
Kovakantinen kirja
65,40
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Verification Methodology Manual for SystemVerilog
129,90 €
Springer-Verlag New York Inc.
Sivumäärä: 503 sivua
Asu: Kovakantinen kirja
Painos: 2006
Julkaisuvuosi: 2005, 28.09.2005 (lisätietoa)
Kieli: Englanti
Functional verification remains one of the single biggest challenges in the development of complex system-on-chip (SoC) devices. Despite the introduction of successive new technologies, the gap between design capability and verification confidence continues to widen. The biggest problem is that these diverse new technologies have led to a proliferation of verification point tools, most with their own languages and methodologies.


Fortunately, a solution is at hand. SystemVerilog is a unified language that serves both design and verification engineers by including RTL design constructs, assertions and a rich set of verification constructs. SystemVerilog is an industry standard that is well supported by a wide range of verification tools and platforms. A single language fosters the development of a unified simulation-based verification tool or platform.


Consolidation of point tools into a unified platform and convergence to a unified language enable the development of a unified verification methodology that can be used on a wide range of SoC projects. ARM and Synopsys have worked together to define just such a methodology in the Verification Methodology Manual for SystemVerilog. This book is based upon best verification practices by ARM, Synopsys and their customers.


Verification Methodology Manual for SystemVerilog is a blueprint for verification success, guiding SoC teams in building a reusable verification environment taking full advantage of design-for-verification techniques, constrained-random stimulus generation, coverage-driven verification, formal verification and other advanced technologies to help solve their current and future verification problems.


This book is appropriate for anyone involved in the design or verification of a complex chip or anyone who would like to know more about the capabilities of SystemVerilog. Following the Verification Methodology Manual for SystemVerilog will give SoC development teams and project managers the confidence needed to tape out a complex design, secure in the knowledge that the chip will function correctly in the real world.

Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
LISÄÄ OSTOSKORIIN
Tilaustuote | Arvioimme, että tuote lähetetään meiltä noin 4-5 viikossa | Tilaa jouluksi viimeistään 27.11.2024
Myymäläsaatavuus
Helsinki
Tapiola
Turku
Tampere
Verification Methodology Manual for SystemVerilogzoom
Näytä kaikki tuotetiedot
Sisäänkirjautuminen
Kirjaudu sisään
Rekisteröityminen
Oma tili
Omat tiedot
Omat tilaukset
Omat laskut
Lisätietoja
Asiakaspalvelu
Tietoa verkkokaupasta
Toimitusehdot
Tietosuojaseloste