SULJE VALIKKO

avaa valikko

Fernanda Lima Kastensmidt | Akateeminen Kirjakauppa

Haullasi löytyi yhteensä 4 tuotetta
Haluatko tarkentaa hakukriteerejä?



Fault-Tolerance Techniques for SRAM-Based FPGAs
Fernanda Lima Kastensmidt; Ricardo Reis
Springer-Verlag New York Inc. (2006)
Kovakantinen kirja
97,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Fault-Tolerance Techniques for SRAM-Based FPGAs
Fernanda Lima Kastensmidt; Ricardo Reis
Springer (2010)
Pehmeäkantinen kirja
97,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Fault-Tolerance Techniques for Sram-Based FPGAs
Fernanda Lima Kastensmidt; Luigi Carro; Ricardo Reis
SPRINGER VERLAG GMBH (2008)
Kovakantinen kirja
66,10
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
VEasy - a Tool Suite for Teaching Functional Verification
Samuel Nascimento Pagliarini; Fernanda Lima Kastensmidt
LAP Lambert Academic Publishing (2012)
Pehmeäkantinen kirja
83,40
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Fault-Tolerance Techniques for SRAM-Based FPGAs
97,90 €
Springer-Verlag New York Inc.
Sivumäärä: 184 sivua
Asu: Kovakantinen kirja
Painos: 2006
Julkaisuvuosi: 2006, 14.06.2006 (lisätietoa)
Kieli: Englanti
Tuotesarja: Frontiers in Electronic Testing 32
Fault-tolerance in integrated circuits is not an exclusive concern regarding space designers or highly-reliable application engineers. Rather, designers of next generation products must cope with reduced margin noises due to technological advances. The continuous evolution of the fabrication technology process of semiconductor components, in terms of transistor geometry shrinking, power supply, speed, and logic density, has significantly reduced the reliability of very deep submicron integrated circuits, in face of the various internal and external sources of noise. The very popular Field Programmable Gate Arrays, customizable by SRAM cells, are a consequence of the integrated circuit evolution with millions of memory cells to implement the logic, embedded memories, routing, and more recently with embedded microprocessors cores. These re-programmable systems-on-chip platforms must be fault-tolerant to cope with present days requirements. This book discusses fault-tolerance techniques for SRAM-based Field Programmable Gate Arrays (FPGAs). It starts by showing the model of the problem and the upset effects in the programmable architecture. In the sequence, it shows the main fault tolerance techniques used nowadays to protect integrated circuits against errors. A large set of methods for designing fault tolerance systems in SRAM-based FPGAs is described. Some presented techniques are based on developing a new fault-tolerant architecture with new robustness FPGA elements. Other techniques are based on protecting the high-level hardware description before the synthesis in the FPGA. The reader has the flexibility of choosing the most suitable fault-tolerance technique for its project and to compare a set of fault tolerant techniques for programmable logic applications.

Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
LISÄÄ OSTOSKORIIN
Tilaustuote | Arvioimme, että tuote lähetetään meiltä noin 4-5 viikossa | Tilaa jouluksi viimeistään 27.11.2024
Myymäläsaatavuus
Helsinki
Tapiola
Turku
Tampere
Fault-Tolerance Techniques for SRAM-Based FPGAszoom
Näytä kaikki tuotetiedot
ISBN:
9780387310688
Sisäänkirjautuminen
Kirjaudu sisään
Rekisteröityminen
Oma tili
Omat tiedot
Omat tilaukset
Omat laskut
Lisätietoja
Asiakaspalvelu
Tietoa verkkokaupasta
Toimitusehdot
Tietosuojaseloste