SULJE VALIKKO

avaa valikko

Chuan Seng Tan | Akateeminen Kirjakauppa

Haullasi löytyi yhteensä 7 tuotetta
Haluatko tarkentaa hakukriteerejä?



Wafer Level 3-D ICs Process Technology
Chuan Seng Tan (ed.); Ronald J. Gutmann (ed.); L. Rafael Reif (ed.)
Springer (2008)
Kovakantinen kirja
129,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Wafer Level 3-D ICs Process Technology
Chuan Seng Tan (ed.); Ronald J. Gutmann (ed.); L. Rafael Reif (ed.)
Springer (2010)
Pehmeäkantinen kirja
129,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
3D Integration for VLSI Systems
Chuan Seng Tan; Kuan-Neng Chen; Steven J. Koester
Pan Stanford Publishing Pte Ltd (2011)
Kovakantinen kirja
140,00
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Physical Design for 3D Integrated Circuits
Aida Todri-Sanial; Chuan Seng Tan
Taylor & Francis Inc (2015)
Kovakantinen kirja
188,40
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Advances In 3d Integrated Circuits And Systems
Hao Yu; Chuan Seng Tan
World Scientific Publishing Co Pte Ltd (2015)
Kovakantinen kirja
149,10
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Advances In 3d Integrated Circuits And Systems
Hao Yu; Chuan Seng Tan
World Scientific Publishing Co Pte Ltd (2015)
Pehmeäkantinen kirja
66,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Physical Design for 3D Integrated Circuits
Aida Todri-Sanial; Chuan Seng Tan
Taylor & Francis Ltd (2021)
Pehmeäkantinen kirja
85,10
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Wafer Level 3-D ICs Process Technology
129,90 €
Springer
Sivumäärä: 410 sivua
Asu: Kovakantinen kirja
Painos: 2009
Julkaisuvuosi: 2008, 19.09.2008 (lisätietoa)
Kieli: Englanti
Tuotesarja: Integrated Circuits and Systems
Three-dimensional (3D) integration is clearly the simplest answer to most of the semiconductor industry’s vexing problems: heterogeneous integration and red- tions of power, form factor, delay, and even cost. Conceptually the power, latency, and form factor of a system with a ?xed number of transistors all scale roughly linearly with the diameter of the smallest sphere enclosing frequently interacting devices. This clearly provides the fundamental motivation behind 3D technologies which vertically stack several strata of device and interconnect layers with high vertical interconnectivity. In addition, the ability to vertically stack strata with - vergent and even incompatible process ?ows provides for low cost and low parasitic integration of diverse technologies such as sensors, energy scavengers, nonvolatile memory, dense memory, fast memory, processors, and RF layers. These capabilities coupled with today’s trends of increasing levels of integrated functionality, lower power, smaller form factor, increasingly divergent process ?ows, and functional diversi?cation would seem to make 3D technologies a natural choice for most of the semiconductor industry. Since the concept of vertical integration of different strata has been around for over 20 years, why aren’t vertically stacked strata endemic to the semiconductor industry? The simple answer to this question is that in the past, the 3D advantages while interesting were not necessary due to the tremendous opportunities offered by geometric scaling. In addition, even when the global interconnect problem of high-performance single-core processors seemed insurmountable without inno- tions such as 3D, alternative architectural solutions such as multicores could eff- tivelydelaybutnoteliminatetheneedfor3D.

Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
LISÄÄ OSTOSKORIIN
Tilaustuote | Arvioimme, että tuote lähetetään meiltä noin 4-5 viikossa | Tilaa jouluksi viimeistään 27.11.2024
Myymäläsaatavuus
Helsinki
Tapiola
Turku
Tampere
Wafer Level 3-D ICs Process Technologyzoom
Näytä kaikki tuotetiedot
ISBN:
9780387765327
Sisäänkirjautuminen
Kirjaudu sisään
Rekisteröityminen
Oma tili
Omat tiedot
Omat tilaukset
Omat laskut
Lisätietoja
Asiakaspalvelu
Tietoa verkkokaupasta
Toimitusehdot
Tietosuojaseloste