SULJE VALIKKO

Englanninkielisten kirjojen poikkeusaikata... LUE LISÄÄ

avaa valikko

Catherine H. Gebotys | Akateeminen Kirjakauppa

Haullasi löytyi yhteensä 5 tuotetta
Haluatko tarkentaa hakukriteerejä?



Optimal VLSI Architectural Synthesis - Area, Performance and Testability
Catherine H. Gebotys; Mohamed I. Elmasry
Springer (1991)
Kovakantinen kirja
129,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Security in Embedded Devices
Catherine H. Gebotys
Springer (2009)
Kovakantinen kirja
129,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Security in Embedded Devices
Catherine H. Gebotys
SPRINGER VERLAG GMBH (2010)
Pehmeäkantinen kirja
66,00
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Security in Embedded Devices
Catherine H. Gebotys
Springer (2012)
Pehmeäkantinen kirja
107,50
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Optimal VLSI Architectural Synthesis - Area, Performance and Testability
Catherine H. Gebotys; Mohamed I. Elmasry
Springer-Verlag New York Inc. (2012)
Pehmeäkantinen kirja
129,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Optimal VLSI Architectural Synthesis - Area, Performance and Testability
129,90 €
Springer
Sivumäärä: 289 sivua
Asu: Kovakantinen kirja
Painos: 1992
Julkaisuvuosi: 1991, 31.10.1991 (lisätietoa)
Kieli: Englanti
Tuotesarja: The Springer International Series in Engineering and Computer Science 158
Although research in architectural synthesis has been conducted for over ten years it has had very little impact on industry. This in our view is due to the inability of current architectural synthesizers to provide area-delay competitive (or "optimal") architectures, that will support interfaces to analog, asynchronous, and other complex processes. They also fail to incorporate testability. The OASIC (optimal architectural synthesis with interface constraints) architectural synthesizer and the CATREE (computer aided trees) synthesizer demonstrate how these problems can be solved. Traditionally architectural synthesis is viewed as NP hard and there­ fore most research has involved heuristics. OASIC demonstrates by using an IP approach (using polyhedral analysis), that most input algo­ rithms can be synthesized very fast into globally optimal architectures. Since a mathematical model is used, complex interface constraints can easily be incorporated and solved. Research in test incorporation has in general been separate from syn­ thesis research. This is due to the fact that traditional test research has been at the gate or lower level of design representation. Nevertheless as technologies scale down, and complexity of design scales up, the push for reducing testing times is increased. On way to deal with this is to incorporate test strategies early in the design process. The second half of this text examines an approach for integrating architectural synthesis with test incorporation. Research showed that test must be considered during synthesis to provide good architectural solutions which minimize Xlll area delay cost functions.

Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
LISÄÄ OSTOSKORIIN
Tilaustuote | Arvioimme, että tuote lähetetään meiltä noin 4-5 viikossa
Myymäläsaatavuus
Helsinki
Tapiola
Turku
Tampere
Optimal VLSI Architectural Synthesis - Area, Performance and Testabilityzoom
Näytä kaikki tuotetiedot
ISBN:
9780792392231
Sisäänkirjautuminen
Kirjaudu sisään
Rekisteröityminen
Oma tili
Omat tiedot
Omat tilaukset
Omat laskut
Lisätietoja
Asiakaspalvelu
Tietoa verkkokaupasta
Toimitusehdot
Tietosuojaseloste