SULJE VALIKKO

avaa valikko

Baris Taskin | Akateeminen Kirjakauppa

Haullasi löytyi yhteensä 5 tuotetta
Haluatko tarkentaa hakukriteerejä?



Timing Optimization Through Clock Skew Scheduling
Ivan S. Kourtev; Eby G. Friedman; Baris Taskin
Springer (2000)
Kovakantinen kirja
97,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Timing Optimization Through Clock Skew Scheduling
Ivan S. Kourtev; Baris Taskin; Eby G. Friedman
Springer (2008)
Kovakantinen kirja
97,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Timing Optimization Through Clock Skew Scheduling
Ivan S. Kourtev; Baris Taskin; Eby G. Friedman
Springer (2010)
Pehmeäkantinen kirja
97,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Timing Optimization Through Clock Skew Scheduling
Ivan S. Kourtev; Baris Taskin; Eby G. Friedman
SPRINGER VERLAG GMBH (2009)
Pehmeäkantinen kirja
66,10
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Timing Optimization Through Clock Skew Scheduling
Ivan S. Kourtev; Eby G. Friedman; Baris Taskin
Springer-Verlag New York Inc. (2012)
Pehmeäkantinen kirja
97,90
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Timing Optimization Through Clock Skew Scheduling
97,90 €
Springer
Sivumäärä: 194 sivua
Asu: Kovakantinen kirja
Painos: 2000
Julkaisuvuosi: 2000, 31.03.2000 (lisätietoa)
Kieli: Englanti
History of the Book The last three decades have witnessed an explosive development in integrated circuit fabrication technologies. The complexities of cur­ rent CMOS circuits are reaching beyond the 100 nanometer feature size and multi-hundred million transistors per integrated circuit. To fully exploit this technological potential, circuit designers use sophisticated Computer-Aided Design (CAD) tools. While supporting the talents of innumerable microelectronics engineers, these CAD tools have become the enabling factor responsible for the successful design and implemen­ tation of thousands of high performance, large scale integrated circuits. This research monograph originated from a body of doctoral disserta­ tion research completed by the first author at the University of Rochester from 1994 to 1999 while under the supervision of Prof. Eby G. Friedman. This research focuses on issues in the design of the clock distribution net­ work in large scale, high performance digital synchronous circuits and particularly, on algorithms for non-zero clock skew scheduling. During the development of this research, it has become clear that incorporating timing issues into the successful integrated circuit design process is of fundamental importance, particularly in that advanced theoretical de­ velopments in this area have been slow to reach the designers' desktops.

Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
LISÄÄ OSTOSKORIIN
Tilaustuote | Arvioimme, että tuote lähetetään meiltä noin 4-5 viikossa | Tilaa jouluksi viimeistään 27.11.2024
Myymäläsaatavuus
Helsinki
Tapiola
Turku
Tampere
Timing Optimization Through Clock Skew Schedulingzoom
Näytä kaikki tuotetiedot
ISBN:
9780792377962
Sisäänkirjautuminen
Kirjaudu sisään
Rekisteröityminen
Oma tili
Omat tiedot
Omat tilaukset
Omat laskut
Lisätietoja
Asiakaspalvelu
Tietoa verkkokaupasta
Toimitusehdot
Tietosuojaseloste