SULJE VALIKKO

Englanninkielisten kirjojen poikkeusaikata... LUE LISÄÄ

avaa valikko

A. van Staveren | Akateeminen Kirjakauppa

Haullasi löytyi yhteensä 2 tuotetta
Haluatko tarkentaa hakukriteerejä?



Low-Power Deep Sub-Micron CMOS Logic : Sub-threshold Current Reduction
P. van der Meer; A. van Staveren; Arthur H.M. van Roermund
Springer (2005)
Moniviestin
78,60
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Low-Power Deep Sub-Micron CMOS Logic - Sub-threshold Current Reduction
P. van der Meer; A. van Staveren; Arthur H.M. van Roermund
Springer-Verlag New York Inc. (2012)
Pehmeäkantinen kirja
49,60
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Low-Power Deep Sub-Micron CMOS Logic : Sub-threshold Current Reduction
78,60 €
Springer
Sivumäärä: 154 sivua
Asu: Moniviestin
Painos: 2004
Julkaisuvuosi: 2005, 04.08.2005 (lisätietoa)
Kieli: Englanti
Tuotesarja: The Springer International Series in Engineering and Computer Science 841
1. 1 Power-dissipation trends in CMOS circuits Shrinking device geometry, growing chip area and increased data-processing speed performance are technological trends in the integrated circuit industry to enlarge chip functionality. Already in 1965 Gordon Moore predicted that the total number of devices on a chip would double every year until the 1970s and every 24 months in the 1980s. This prediction is widely known as "Moore's Law" and eventually culminated in the Semiconductor Industry Association (SIA) technology road map [1]. The SIA road map has been a guide for the in­ dustry leading them to continued wafer and die size growth, increased transistor density and operating frequencies, and defect density reduction. To mention a few numbers; the die size increased 7% per year, the smallest feature sizes decreased 30% and the operating frequencies doubled every two years. As a consequence of these trends both the number of transistors and the power dissi­ pation per unit area increase.In the near future the maximum power dissipation per unit area will be reached. Down-scaling of the supply voltage is not only the most effective way to reduce power dissipation in general it also is a necessary precondition to ensure device reliability by reducing electrical fields and device temperature, to prevent device degradation. A draw-back of this solution is an increased signal propa­ gation delay, which results in a lower data-processing speed performance.

Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
LISÄÄ OSTOSKORIIN
Tuote on tilapäisesti loppunut ja sen saatavuus on epävarma. Seuraa saatavuutta.
Myymäläsaatavuus
Helsinki
Tapiola
Turku
Tampere
Low-Power Deep Sub-Micron CMOS Logic : Sub-threshold Current Reductionzoom
Näytä kaikki tuotetiedot
ISBN:
9781402028489
Sisäänkirjautuminen
Kirjaudu sisään
Rekisteröityminen
Oma tili
Omat tiedot
Omat tilaukset
Omat laskut
Lisätietoja
Asiakaspalvelu
Tietoa verkkokaupasta
Toimitusehdot
Tietosuojaseloste